1系統總體介紹
該系統主要應用于工業(yè)生產(chǎn)中,通過(guò)采集的聲音信號與數據庫中的數據相比較,來(lái)檢測生產(chǎn)設備的運行狀態(tài)等。本系統主要分為以下幾個(gè)部分:電平轉換電路、 AD轉換電路、靜態(tài)存儲與動(dòng)態(tài)存儲、USB接口以及 JTAG部分。
該系統通過(guò)采集聲音信號來(lái)檢測器械的裂紋、密合度等。將 DSP高速處理數字信號的能力與 USB高速傳輸數據的能力結合起來(lái),使其服務(wù)于工業(yè)生產(chǎn),是該系統的主要設計目的。系統選用了 TI公司的TMS320VC5402作為該塊 PCB的 CPU,并將 Philips公司的 PDIUSBD12作為接口芯片,使用 USB1.1協(xié)議進(jìn)行 DSP與電腦的通信。 2硬件設計思想人類(lèi)可以聽(tīng)到的聲音信號是范圍在 20-20kHz的
由于 5402片內的 ROM和 DRAM資源有限,所以該系統需要外部存儲設備,本設計選擇一片 SRAM作為靜態(tài)存儲器,一片 FLASH作為動(dòng)態(tài)存儲設備。5402的 CPU電壓為 3.3伏,外設電壓為 1.8伏,所以該系統還需要一個(gè)供電的電源模塊,可以將一般的輸入電壓 5伏轉化為 3.3與 1.8伏的電壓為 DSP供電,該 5V電壓還可為除 DSP以外的其他設備供電。
DSP與計算機的通信,通常采用 USB、RS232、PCI或 ISA卡等方式。RS232的主要缺點(diǎn)是:速度慢,不支持熱插拔; PCI與 ISA卡的主要缺點(diǎn)是:受計算機卡槽數量、地址等資源的限制,可擴展性差。而利用 USB通訊的主要優(yōu)點(diǎn),便是傳輸速度快,支持熱插拔,占用資源少,可擴展性強。該設計利用 USB接口芯片直接與 DSP相連,通過(guò) DSP的程序實(shí)現 USB的協(xié)議,最大的優(yōu)點(diǎn)就是可以保障數據交換的速度。綜上,在本系統中,幾個(gè)基本環(huán)節就是:電平轉換電路:將 5V電源轉換為 3.3V與 1.8V,分別為 DSP芯片的片上外設以及 CPU供電; AD信號轉換電路:將傳感器接收到的模擬信號轉換為數字信號,供 DSP進(jìn)行處理;信號的存儲電路:儲存 DSP處理的信號;信號傳輸電路:將經(jīng)過(guò)處理的信號上傳至電腦;仿真電路:用于測試 DSP芯片。整體架構如圖 1所示。

3模塊介紹
3.1 DSP
1、 DSP技術(shù)簡(jiǎn)介
數字信號處理器,簡(jiǎn)稱(chēng) DSP,是專(zhuān)業(yè)進(jìn)行信號處理的芯片,目前在通信、自控領(lǐng)域具有廣泛的應用。在信息資源大大豐富的今天,數字化程度已經(jīng)越來(lái)越高。而 DSP作為這一技術(shù)的重要組成部分,對我們的生活已經(jīng)產(chǎn)生了越來(lái)越深刻的影響。自從 1978年 AMI公司發(fā)布了“單處理設備”開(kāi)始,從基于 Harvard結構但使用不同數據與程序總線(xiàn)的第一代通用DSP,到進(jìn)行了改進(jìn)的第二代增強型通用DSP,再到包含了 GPP結構的第三代DSP,今天的DSP的發(fā)展趨勢已經(jīng)趨向于混合結構,DSP產(chǎn)品與計算機之間的差別已經(jīng)越來(lái)越模糊。在數字化時(shí)代背景下,DSP已成為各種電子產(chǎn)品等領(lǐng)域的基礎器件,而其在電機控制、聲音識別與圖像識別領(lǐng)域中的應用則是更為廣泛。
2、聲音采集系統中采用的 DSP
本系統中 DSP采用的是 TI公司的 TMS320VC5402(以下簡(jiǎn)稱(chēng) 5402),其操作速率達 100 MIPS,由于其具有改進(jìn)的哈佛結構,所以它可以在一個(gè)指令周期內完成 32x32bit的乘法,亦可以迅速完成數學(xué)運算最常用的乘加運算。它有 4條地址總線(xiàn)、3條 16位數據存儲器總線(xiàn)和 1條程序存儲器總線(xiàn), 40位算術(shù)邏輯單元 (AIU),一個(gè) 17×17乘法器和一個(gè) 40位專(zhuān)用加法器。8個(gè)輔助寄存器及一個(gè)軟件棧,允許使用最先進(jìn)的定點(diǎn) DSP的 C語(yǔ)言編譯器,內置可編程等待狀態(tài)發(fā)生器、鎖相環(huán)(PLL)時(shí)鐘產(chǎn)生器、兩個(gè)多通道緩沖串行口、一個(gè) 8位并行與外部處理器通信的 HPI口、2個(gè) 16位定時(shí)器以及 6通道 DMA控制器,特別適合
3.2電平轉換電路
電平轉換電路,顧名思義,就是將電源供電的電壓轉換為適合芯片工作的電壓。由于 5402的核電壓與片上外設電壓不同,而且整個(gè)電路需要的電壓并不能由電源直接提供,所以電平轉換電路可以說(shuō)是整個(gè)電路工作的動(dòng)力,為各個(gè)元器件提供適合其工作的條件。
在該電路中,電源芯片使用的是 TI公司的 TPS767D301(以下簡(jiǎn)稱(chēng) D301)。D301是一款可以使不同電壓分別輸出的芯片,可輸出 3.3V和介于 1.5-5.5V之間的某一調整后的電壓。因為 5402的外設電壓是 3.3V,核電壓為 1.8V,所以在此設計中,將該芯片的輸出設定為3.3V和 1.8V,與 5402匹配。連接圖如圖 2所示。

在 1OUT的輸出部分 Vo="Vref"×(1+R1/R2),在 D301中,Vredf=1.1834V,所以 Vo="1".1834V×(1+15.8/30.1)=1.8V。
3.3 AD轉換
本設計中選用的 AD轉換芯片是 TI公司的TLC320AD50C。該芯片的采樣采用ΣΔ技術(shù),即將一個(gè)抽樣濾波器放置于
TLC320AD50C中的可選項和電路配置可以通過(guò)串行口進(jìn)行編程,該芯片對掉電、復位、信號采樣率、串行時(shí)鐘率、增益控制、通信協(xié)議、測試模式等可通過(guò)串行口進(jìn)行編程和電路配置。具體連接如圖 3:

片外復位電路提供上電復位,晶振電路可提供 10MHz的主時(shí)鐘頻率,數據采樣頻率和其他時(shí)鐘信號均由此頻率分配。5402與 AD50C之間的通信格式為主串行通信格式:接收和發(fā)送轉換信號。
3.4 存儲
采集到聲音信號后,一個(gè)很重要的環(huán)節就是聲音信號的存儲,本系統中我們采用的是SST公司的 FLASH存儲器: SST39VF400A。該器件存儲容量為 4 MB,采用 3.3 V單電源供電,對各個(gè)子模塊的讀寫(xiě)和擦除,可通過(guò)一些特殊的命令字序列來(lái)實(shí)現且無(wú)需額外提供高電壓。在此設計中我們利用 DSP編程實(shí)現對該存儲器的讀寫(xiě)操作。
DSP主要通過(guò)外部存儲器接口 (EMIF)訪(fǎng)問(wèn)片外存儲器。它不僅具有很強的接口能力(可以和各種存儲器直接接口),而且具有很高的數據吞吐能力。 5402與 SST39VF400的接口電路設計如圖 1所示。該電路主要通過(guò) DSP的相關(guān)輸出管腳來(lái)控制 FLASH的擦除和讀寫(xiě)。其中,A0~A19為地址線(xiàn),DQ0~DQ15為數據線(xiàn),OE和 WE分別為輸出使能和寫(xiě)使能, CE1為片使能。
聲音信號經(jīng)過(guò) AD
在本設計中,SRAM使用的是 GS1117:64K×16的 1MB異步靜態(tài)隨機存儲器。 GS71116是一個(gè)由高速的互補性金屬氧化物半導體晶體管( CMOS)組成的靜態(tài)隨機存儲器,不需要外部時(shí)鐘或時(shí)間頻閃觀(guān)測器。 3.3V的操作電壓,所有的輸入輸出均兼容晶體管邏輯電路(TTL)。它的快速通道時(shí)間小于 15ns,操作電流小于 100mA。
3.5 USB
PDIUSBD12是一款帶并行總線(xiàn)的 USB 接口器件,它符合通用串行總線(xiàn) USB 1.1 版規范,集成了 SIE、FIFO、存儲器收發(fā)器以及電壓調整器等,可與任何外部微控制器或

3.6 JTAG
JTAG是 joint test action group的簡(jiǎn)稱(chēng),是用來(lái)調試 DSP的仿真部分,其連接部分要和仿真器上的引腳一致。TI公司的DSP5000系列專(zhuān)門(mén)預留有JTAG管腳,共14個(gè), 4,8,10,12引腳均接地,6引腳懸空,5接高平電壓3.3V,所有的仿真引腳均使用 IEEE1149.1標準,其余的引腳含義為【5】:1、TMS:輸入引腳,選擇測試方式;2、TRST:輸入引腳,測試復位;3、TDI:輸入引腳,測試數據輸入;7、TDO:輸出引腳,在 TCK的下降沿時(shí)輸出數據,其余時(shí)間呈高阻態(tài);9、TCK_RET:輸入引腳,在板子與仿真器的連接電纜不小于 6英寸的時(shí)候,接法與 TCK相同,大于 6英寸的時(shí)候,需另加驅動(dòng);11、TCK:輸入引腳,測試時(shí)鐘,一般為占空比為50%的固有時(shí)鐘信號;13、EMU0:仿真中斷引腳0,可用作輸入或輸出;14、EMU1:仿真中斷引腳1,可用作輸入或輸出,當 TRST為低電平、EMU0為高電平時(shí),EMU1為低電平,所有輸出禁止。
4結論
通過(guò)這個(gè)聲音采集系統,我們可以把無(wú)形的聲音信號轉化為圖形進(jìn)行處理,可以觀(guān)察它的波形特點(diǎn)進(jìn)行研究、工業(yè)生產(chǎn)等等。而在設計其他的 DSP應用系統接口電路時(shí),要根據具體情況綜合考慮性能指標、器件選取、外圍電路設計等方面,仔細選取器件,精心合理布局,才能達到理想的設計效果。
本文作者創(chuàng )新點(diǎn):根據硬件電路的設計邏輯給出了畫(huà) PCB的過(guò)程,介紹了基于 DSP聲音采集系統的硬件設計過(guò)程和方法。
聯(lián)系客服